Cadence的数字和自定义/模拟工具达到10nm的FinFET设计早期开始TSMC认证

2015年4月6日/新华美通/——Cadence设计系统公司,公司(CDN)今天宣布,其数字和自定义/模拟工具已取得认证的TSMC(台湾证交所:2330,纽约证券交易所代码:TSM)为其最新版本为10纳米(nm)的FinFET器件的设计规则手册(DRM)和SPICE模型。

查看照片

Cadence的标志。

Cadence®自定义/模拟和数字实现和签收工具已被认证为台积电的高性能的参考设计,为客户提供最快的路径在10nm的FinFET工艺设计,包括关闭:

遇到®数字实现系统和执行系统:™Innovus的数字实现系统已经结束的16纳米FinFET加(16FF +)V1.0认证,达到基于最新的DRM和SPICE模型10nm认证的第一个里程碑。的数字实现系统为10nm工艺实现和支持布局规划提供了关键技术,配置和集成的颜色/引脚接入/变化的时序收敛的路由,时钟树功率优化。这两家公司也在Cadence的认证最近推出了Innovus实施系统,与16FF + V1.0认证的目标是到四月的2015和10nm的认证有针对性的在六月完成2015年底完成。

腾邦™时序签收的解决方案:这个颜色感知的时序收敛和信号完整性分析工具支持波形传播,10nm的设计要求米勒效应,超低功耗和变化与多模式和FinFET技术。

voltus™IC电源完整性解决方案:这种细胞,全芯片签收工具支持电源设计要求包括颜色感知10nm的布局对电网和电迁移(EM)的规则模式。连同其他节奏的产品,功率收敛的解决方案是能够处理所需的精度要求和优化设计分析的10nm的过程,包括压降和EM,IC芯片和封装有限分析。

voltus FI自定义电源完整性解决方案:这个香料准确,功率的晶体管级签核工具,用于模拟,记忆和自定义数字IP块。它支持10nm的EM / IR降到设备级的设计要求,包括“硅宽度”EM规则。

那™QRC提取液:这种单一的,统一的工具提供了一个高度精确的,可扩展的解决方案,支持细胞级和晶体管级设计的实施和验收中提取。它提供了所需的精度与准三维FEOL / meol建模,支持多模式,多色彩和使用量子场解算器的三维建模。

大师®定制集成电路先进节点平台:这一业界领先的定制设计平台为10nm的工艺要求,包括多模式支持提供了全面的支持,10nm和基于颜色的OpenAccess(OA)的限制,高度匹配的地方和路由设备阵列占密度梯度的影响,用户指定的面具颜色示意,切割金属的支持,背部颜色标注流量利用Cadence物理验证系统和10nm的用于电意识的设计大师设计套件支持。

幽灵®仿真平台:幽灵的电路模拟,幽灵加速的并行模拟器(APS)和幽灵的广泛的分区模拟器(XPS)提供快速的10nm的器件模型和电路仿真准确寄生的全力支持。

物理验证系统:这全芯片系统提供了一种多模式分解和芯片完成的解决方案,结合精湛的定制集成平台和其他Cadence工具大大减少迭代次数和更快地实现设计收敛。

岩性电分析仪:该分析仪将TSMC 10nm的布局依赖效应(LDE)发动机达到10nm的台积电认证的Virtuoso LDE流,它允许定制模拟设计师整合LDE在设计流程中的早期和加速收敛的模拟设计。

此外,台积电的10nm的图书馆创建使用Cadence Virtuoso解放™表征溶液和幽灵的电路模拟器。

“我们的合作非常密切,在认证过程中的节奏,我们共同的客户可以享受的性能和功耗的改进提供先进的FinFET工艺技术,说:”李硕,台积电的高级主管,设计基础设施市场部。”认证Cadence自定义/模拟和数字实现及签核工具确保为客户实现降低迭代设计方案的准备和改进的FinFET设计为可预测性。”

客户可以开始利用10nm的FinFET的方案来解决复杂的设计和更快地进入市场,我们已经看到了早期的客户设计开始成功,博士说:”许志平,EDA在Cadence公司高级副总裁兼首席战略官。”台积电和节奏有离子                                                                                                              更多相关软件开发信息:咨询联系电话:86-755-82821019 29654839 外贸销售管理系统 ER管理系统 深圳企业软件定制开发公司 进销存系统 OA管理系统 企业管理软件 FMS货代软件深圳软件公司 软件定制开发 OA ERP CRM 外贸系统 进销存系统 深圳网站建设 深圳网络公司 

About the Author: wp_kson